700.130 (18S) Entwurf digitaler Schaltungen

Sommersemester 2018

Anmeldefrist abgelaufen.

Erster Termin der LV
01.03.2018 12:00 - 14:00 B04.1.06 On Campus
... keine weiteren Termine bekannt

Überblick

Lehrende/r
LV-Titel englisch Design of Digital Circuits
LV-Art Vorlesung
Semesterstunde/n 2.0
ECTS-Anrechnungspunkte 3.0
Anmeldungen 20
Organisationseinheit
Unterrichtssprache Deutsch
LV-Beginn 01.03.2018
Seniorstudium Liberale Ja

Zeit und Ort

Liste der Termine wird geladen...

LV-Beschreibung

Intendierte Lernergebnisse

Die Lehrveranstaltung Entwurf digitaler Schaltungen erklärt wichtige Grundkenntnisse und Begriffe zu digitalen Systemen und vermittelt Methoden zur Analyse und zum Entwurf digitaler Schaltungen. Sie ist Teil der Studieneingangs- und Orientierungsphase (STEOP) des Bachelorstudiums Informationstechnik.

Lehrmethodik inkl. Einsatz von eLearning-Tools

Vorlesung

Der Aufbau der Vorlesung folgt dabei einem “bottom-up Entwurfsprinzip”, bei dem komplexere Schaltungen mit Hilfe einfacherer (und bereits bekannter) Komponenten realisiert werden. Besonderer Wert wird dabei auf die Vermittlung von Methoden zur Modellierung und zum Entwurf gelegt. Die behandelten Methoden stammen im Wesentlichen aus den Bereichen der Zahlensysteme, Logik, Mengenlehre, Algebra und Automatentheorie und werden entsprechend eingeführt. Als wesentliches Lehrziel sollen Studierende nach erfolgreicher Absolvierung der Vorlesung in der Lage sein, den Aufbau und die Funktionsweise eines einfachen Prozessors erklären zu können und die dazu erforderlichen Komponenten (Schaltnetze und Schaltwerke) analysieren bzw. entwerfen zu können.

Ein eigener Kurs ergänzt die Vorlesung und bietet Gelegenheit zur Vertiefung der in der Vorlesung behandelten Methoden. Weiters wird die Beschreibung von digitalen Schaltungen anhand der Hardwarebeschreibungssprache VHDL vorgestellt.

Inhalt/e

Die Vorlesung ist in folgende 11 Kapitel gegliedert:

  1. Einführung in digitale Systeme
  2. Zahlendarstellung und Kodes
  3. Boolesche Algebra
  4. Kombinatorische Schaltungen (Schaltnetze)
  5. Schaltnetzminimierung
  6. Standardschaltnetze
  7. Arithmetische Schaltungen
  8. Sequentielle Schaltungen (Schaltwerke)
  9. Standardschaltwerke
  10. Speicher
  11. Mikroprozessor-Grundlagen

Literatur

D. Hoffmann. Grundlagen der Technischen Informatik. Hanser 2016

B. Becker, R. Drechsler, P. Molitor. Technische Informatik – Eine Einführung. Pearson 2005.

M.Morris Mano, Charles R. Kime. Logic and Computer Design Fundamentals. Pearson Prentice Hall. 2015

Link auf weitere Informationen

https://nes.aau.at/?page_id=6359

Prüfungsinformationen

Im Fall von online durchgeführten Prüfungen sind die Standards zu beachten, die die technischen Geräte der Studierenden erfüllen müssen, um an diesen Prüfungen teilnehmen zu können.

Prüfungsmethode/n

schriftliche Prüfung

Prüfungsinhalt/e

Stoffgebiet der Vorlesung

Beurteilungsschema

Note Benotungsschema

Position im Curriculum

  • Bachelorstudium Angewandte Informatik (SKZ: 511, Version: 17W.1)
    • Fach: Informationstechnik (Wahlfach)
      • 2.2 Entwurf digitaler Schaltungen ( 2.0h VO / 3.0 ECTS)
        • 700.130 Entwurf digitaler Schaltungen (2.0h VO / 3.0 ECTS)
          Absolvierung im 2. Semester empfohlen
  • Bachelorstudium Angewandte Informatik (SKZ: 511, Version: 12W.1)
    • Fach: Informationstechnik (Wahlfach)
      • Entwurf digitaler Schaltungen ( 2.0h VO / 3.0 ECTS)
        • 700.130 Entwurf digitaler Schaltungen (2.0h VO / 3.0 ECTS)
  • Bachelorstudium Informationstechnik (SKZ: 289, Version: 17W.1) Teil der STEOP
    • Fach: Elektronik und Schaltungen (Pflichtfach)
      • 5.2 Entwurf digitaler Schaltungen (StEOP) ( 0.0h VO / 3.0 ECTS)
        • 700.130 Entwurf digitaler Schaltungen (2.0h VO / 3.0 ECTS)
          Absolvierung im 1. Semester empfohlen
  • Bachelorstudium Informationstechnik (SKZ: 289, Version: 12W.2)
    • Fach: Elektronik und Schaltungen (Pflichtfach)
      • Entwurf digitaler Schaltungen ( 2.0h VO / 3.0 ECTS)
        • 700.130 Entwurf digitaler Schaltungen (2.0h VO / 3.0 ECTS)
          Absolvierung im 2. Semester empfohlen

Gleichwertige Lehrveranstaltungen im Sinne der Prüfungsantrittszählung

Sommersemester 2024
  • 700.130 VO Design of Digital Circuits (2.0h / 3.0ECTS)
Wintersemester 2023/24
  • 700.130 VO Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
Sommersemester 2023
  • 700.130 VO Design of Digital Circuits (2.0h / 3.0ECTS)
Wintersemester 2022/23
  • 700.130 VO Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
Sommersemester 2022
  • 700.130 VO Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
Wintersemester 2021/22
  • 700.130 VO Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
Sommersemester 2021
  • 700.130 VO Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
Wintersemester 2020/21
  • 700.130 VO Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
Sommersemester 2020
  • 700.130 VO Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
Wintersemester 2019/20
  • 700.130 VO Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
Sommersemester 2019
  • 700.130 VO Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
Wintersemester 2018/19
  • 700.130 VO Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
Wintersemester 2017/18
  • 700.130 VO Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
Sommersemester 2017
  • 700.130 VO Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
Sommersemester 2016
  • 700.130 VO Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
Sommersemester 2015
  • 700.130 VO Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
Sommersemester 2014
  • 700.130 VK Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
Sommersemester 2013
  • 700.130 VK Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
Sommersemester 2012
  • 700.130 VK Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
Sommersemester 2011
  • 700.130 VO Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
Sommersemester 2010
  • 700.130 VO Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)