700.131 (23S) Design of Digital Circuits

Sommersemester 2023

Anmeldefrist abgelaufen.

Erster Termin der LV
21.03.2023 14:00 - 16:00 B04.1.06 On Campus
... keine weiteren Termine bekannt

Überblick

Lehrende/r
LV-Titel englisch Design of digital circuits
LV-Art Kurs (prüfungsimmanente LV )
LV-Modell Präsenzlehrveranstaltung
Semesterstunde/n 2.0
ECTS-Anrechnungspunkte 3.0
Anmeldungen 35 (15 max.)
Organisationseinheit
Unterrichtssprache Englisch
LV-Beginn 21.03.2023
eLearning zum Moodle-Kurs

Zeit und Ort

Liste der Termine wird geladen...

LV-Beschreibung

Intendierte Lernergebnisse

Applying the concepts of both combinational and sequential logic to design basic logical circuits to implement simulations for arithmetic and combinational circuits.

Lehrmethodik

Modus is

  • a fluent mix of lecture-like in-class teaching
  • solving of exercises that are provided on exercise sheets together and at home
  • requesting participants to actively contribute / solve exercises in-class
  • working with simulation software to implement, analyze and test simulations of logical circuits

Inhalt/e

This course goes hand in hand with the lecture “Design of digital Circuits” and repeats and deepens the topics. The focus lies on practically working on problems involving Boolean Algebra, optimizing digital circuits and logical expressions as well as working with finite state machines. Students get a hands-on-training in understanding logical problems, designing and implementing an appropriate solution and testing the solution against correctness.

Topics are:

  • Boolean Algebra, Logic Standard Forms, Transformation of Boolean equations
  • Minimization and optimizing of logical circuits
  • Design of combinational circuits
  • Design of sequential circuits
  • Working with a simulation tool to implement and test logical circuits

Prüfungsinformationen

Im Fall von online durchgeführten Prüfungen sind die Standards zu beachten, die die technischen Geräte der Studierenden erfüllen müssen, um an diesen Prüfungen teilnehmen zu können.

Prüfungsmethode/n

  • Written exam at the end of the course
  • Closed books exam
  • 75 minutes

Prüfungsinhalt/e

Exam covers all topics of this course.

Beurteilungskriterien/-maßstäbe

This course demands a continuous assessment of course work. As such, students are required to continuously participate, contribute and submit exercises they receive through the course of the semester.

In particular:

  • Attendance is mandatory
  • Contributions during the course count
  • Checklists for exercises / solutions
  • Two larger practical exercises (lab-units) with separate grading
  • Exam is graded with points

To pass this course, the final exam must be positively graded and a minimum number of points from the assessments from the whole course throughout the semester must be received. Detailed information on that will be shared in the initial course unit.

Beurteilungsschema

Note Benotungsschema

Position im Curriculum

  • Bachelorstudium Angewandte Informatik (SKZ: 511, Version: 19W.2)
    • Fach: Informationstechnik (Wahlfach)
      • 8.3 Informationstechnik ( 0.0h XX / 12.0 ECTS)
        • 700.131 Design of Digital Circuits (2.0h KS / 3.0 ECTS)
          Absolvierung im 4., 5., 6. Semester empfohlen
  • Bachelorstudium Angewandte Informatik (SKZ: 511, Version: 17W.1)
    • Fach: Informationstechnik (Wahlfach)
      • 2.2 Entwurf digitaler Schaltungen ( 2.0h KS / 3.0 ECTS)
        • 700.131 Design of Digital Circuits (2.0h KS / 3.0 ECTS)
          Absolvierung im 2. Semester empfohlen
  • Bachelorstudium Angewandte Informatik (SKZ: 511, Version: 12W.1)
    • Fach: Informationstechnik (Wahlfach)
      • Entwurf digitaler Schaltungen ( 2.0h KU / 3.0 ECTS)
        • 700.131 Design of Digital Circuits (2.0h KS / 3.0 ECTS)
  • Bachelorstudium Informationstechnik (SKZ: 289, Version: 22W.1) Teil der STEOP
    • Fach: Elektronik und Schaltungen (Pflichtfach)
      • 6.2 Entwurf digitaler Schaltungen (LV der StEOP) ( 0.0h KS / 3.0 ECTS)
        • 700.131 Design of Digital Circuits (2.0h KS / 3.0 ECTS)
          Absolvierung im 1. Semester empfohlen
  • Bachelorstudium Informationstechnik (SKZ: 289, Version: 17W.1) Teil der STEOP
    • Fach: Elektronik und Schaltungen (Pflichtfach)
      • 5.2 Entwurf digitaler Schaltungen (StEOP) ( 0.0h KS / 3.0 ECTS)
        • 700.131 Design of Digital Circuits (2.0h KS / 3.0 ECTS)
          Absolvierung im 1. Semester empfohlen
  • Bachelorstudium Robotics and Artificial Intelligence (SKZ: 295, Version: 22W.1)
    • Fach: Information and Communications Engineering (Pflichtfach)
      • 5.1 Design of Digital Circuits ( 2.0h KS / 3.0 ECTS)
        • 700.131 Design of Digital Circuits (2.0h KS / 3.0 ECTS)

Gleichwertige Lehrveranstaltungen im Sinne der Prüfungsantrittszählung

Sommersemester 2024
  • 700.131 KS Design of Digital Circuits (2.0h / 3.0ECTS)
  • 700.132 KS Design of Digital Circuits (2.0h / 3.0ECTS)
  • 700.133 KS Design of Digital Circuits (2.0h / 3.0ECTS)
  • 700.134 KS Design of Digital Circuits (2.0h / 3.0ECTS)
Wintersemester 2023/24
  • 700.131 KS Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
  • 700.132 KS Entwurf digitaler Schaltungen (Parallelgruppe) (2.0h / 3.0ECTS)
Wintersemester 2022/23
  • 700.131 KS Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
  • 700.132 KS Entwurf digitaler Schaltungen (Parallelgruppe) (2.0h / 3.0ECTS)
Sommersemester 2022
  • 700.131 KS Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
Wintersemester 2021/22
  • 700.131 KS Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
  • 700.132 KS Entwurf digitaler Schaltungen (Parallelgruppe) (2.0h / 3.0ECTS)
Sommersemester 2021
  • 700.131 KU Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
Wintersemester 2020/21
  • 700.131 KU Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
  • 700.132 KU Entwurf digitaler Schaltungen (Parallelgruppe) (2.0h / 3.0ECTS)
Sommersemester 2020
  • 700.131 KS Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
Wintersemester 2019/20
  • 700.131 KS Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
  • 700.132 KS Entwurf digitaler Schaltungen (Parallelgruppe) (2.0h / 3.0ECTS)
Sommersemester 2019
  • 700.131 KS Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
Wintersemester 2018/19
  • 700.131 KS Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
  • 700.132 KS Entwurf digitaler Schaltungen (Parallelgruppe) (2.0h / 3.0ECTS)
Sommersemester 2018
  • 700.131 KS Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
  • 700.132 KS Entwurf digitaler Schaltungen (Parallelgruppe) (2.0h / 3.0ECTS)
Wintersemester 2017/18
  • 700.131 KS Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
  • 700.132 KS Entwurf digitaler Schaltungen (Parallelgruppe) (2.0h / 3.0ECTS)
Sommersemester 2017
  • 700.131 KS Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
  • 700.132 KS Entwurf digitaler Schaltungen (Parallelgruppe) (2.0h / 3.0ECTS)
Sommersemester 2016
  • 700.131 KS Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
  • 700.132 KS Entwurf digitaler Schaltungen (Parallelgruppe) (2.0h / 3.0ECTS)
Sommersemester 2015
  • 700.131 KU Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
  • 700.132 KU Entwurf digitaler Schaltungen (Parallelgruppe) (2.0h / 3.0ECTS)
Sommersemester 2014
  • 700.131 KU Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
  • 700.132 KU Entwurf digitaler Schaltungen (Parallelgruppe) (2.0h / 3.0ECTS)
Sommersemester 2013
  • 700.131 KU Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
Sommersemester 2012
  • 700.131 KU Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
Sommersemester 2011
  • 700.131 KU Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)
Sommersemester 2010
  • 700.131 KU Entwurf digitaler Schaltungen (2.0h / 3.0ECTS)